Incluindo linhas de escriba, duas matrizes de 763,03 mm² ganham um total de 1.526,05 mm², enquanto a SPR usou quatro mortes de 393,88 mm², totalizando 1.575,52 mm².
No recente webinar do DCAI da Intel, o EVP Sandra Rivera revelou como a Emerald Rapids, os processadores escaláveis Xeon da Intel, da Intel, se pareceria sob a tampa.Isso faria mais arranhar a cabeça, pois todos, incluindo a Intel, estão conversando sobre o Chiplet desagregando com matrizes menores para melhorar os rendimentos e a escala de desempenho.Voltando a matrizes brutas por bolacha, estimamos que o layout da wafer EMR-XCC corresponde à SPR-MCC, o que significa 68 morre por bolacha.Assumindo o rendimento perfeito e a salvadora de matriz, o EMR só poderia fazer 34 CPUs por wafer, abaixo de 37 CPUs por bolacha.
Fonte: https://www.semianalysis.com/p/intel-emerald-rapids-backtracks-on